全球芯片设计及电子系统软件暨IP领导厂商新思科技(Synopsys)、全球顶尖网络与多媒体芯片大厂瑞昱半导体以及世界一流的晶圆专工厂联华电子,日前宣布共同达成瑞昱RTD2995 UHD智能电视控制器SoC芯片一次完成硅晶设计(first-pass silicon success)的目标,该新型智能电视SoC采用联电经生产验证(production-proven)的40纳米低功耗制程技术,是业界第一个支持4K2K超高画质(Ultra High Definition, UHD)影音格式的单芯片。同时,瑞昱半导体采用新思科技DesignWare® 嵌入式内存和逻辑库(Embedded Memories 、 Logic Libraries)以及Galaxy™ 实作平台和专业服务(Implementation Platform 、 Professional Services),满足其对效能、功耗及时程的严格目标。
瑞昱半导体副总经理兼发言人陈进兴表示:「我们的RTD2995智能电视控制器是目前业界最早发布及量产的全面性单芯片解决方案,它结合了4K2K影音译码、1080p编码,以及强大的多核心ARM®微处理器及高效能多核心3D GPU,能提供超高解析的拟真影像清晰度。藉由与新思科技及联电合作,我们得以利用包括硅晶、逻辑库和嵌入式内存IP、EDA工具及专业设计顾问咨询等完整解决方案,进而缔造芯片上市时程的新纪录。」
联华电子是40纳米制程技术的晶圆专工领导者,自2008年起即开始以此先进制程生产40纳米客户产品。目前大约有20%的营收是来自 40纳米制程,同时也在全球顶尖晶圆厂的 40纳米产能中占有一席之地。联华电子 40 纳米制程提供从55纳米制程进展到28纳米时的设计迁移连续性,同时具有强大的多功能性, 能广泛应用在数字电视控制器和解调器(demodulator)、 功能型手机系统单芯片、智能手机互连性和射频收发器,及FPGA可重复程序设计的芯片等。此外,瑞昱RTD2995芯片所采用的新思科技40纳米标准单元库和内存编译程序(memory compiler),现已免费提供联华电子40纳米制程客户使用。
联华电子智财研发暨设计支持副总王国雍指出:「这次与瑞昱半导体及新思科技的成功合作模式,体现联华电子一直以来所秉持的『共创卓越』(United Excellence)经营哲学。藉由这样的合作方式,我们可以持续致力于与整个产业生态系合作伙伴维持密切、 整合的工作关系,以提高竞争力和实现共同目标,并推动这次合作的40纳米UHD智能电视SoC得以进一步具体化。联华电子在40纳米制程的丰富经验及实作能力,使本公司40纳米制程成为业界最具性价比竞争力的选择。同时,我们也期待与瑞昱半导体及新思科技持续伙伴关系,在不久的将来,再创新的里程碑。」
瑞昱半导体利用新思科技DesignWare IP以及Galaxy实作平台和专业服务,达成RTD2995 SoC项目目标,其高速、高密度及低功耗的标准单元库(cell library)和内存编译程序让瑞昱的设计团队实现SoC的优化,达成功耗、效能和面积的最佳平衡。新思科技专业服务的设计顾问团队协助瑞昱工程师进行ARM微处理器的实体实作(physical implementation),并帮助瑞昱达成效能目标,同时降低核心面积并减少漏电功耗(leakage power)。整合项目团队则利用完整的新思Galaxy实作平台,透过实体设计进行合成(synthesis),其中包括Lynx Design System以及DC Explorer,用以加速设计探索的运行时间(runtime)。
新思科技IP和系统营销副总裁John Koeter表示:「新思、瑞昱与联电密切合作促成该芯片的成功,这印证了我们为共同客户提供优质效能和功耗表现的坚持。透过结合新思DesignWare逻辑库和嵌入式内存IP、Galaxy平台和专业服务,以及联电先进的40纳米制程,瑞昱成功达成芯片一次就完成硅晶设计的目标,设计出获奖肯定的UHD智能TV控制器SoC时,并满足产品上市时程。」
上市时程
应用于联电40LP制程的内崁SRAM 编译程序及逻辑库的DesignWare已可免费提供给合格的授权厂商使用,可视为新思科技专为晶圆厂合作伙伴提供的IP解决方案之一。
责任编辑:饶军
为您推荐
广电需要资本新思维 VR就是那块敲门砖
VR火,VR热,这是地球人都知道的事情,可似乎VR只是互联网的事情。直到东方明珠新媒体、华数传媒表示已经在VR领域展开布局之后,广电才算是赶上了这趟车。 但后知后觉的广电网络公司似乎又慢了半拍,迟迟不见身影。相比较之下,电信运营商已经在标准和网络层面展开布局了。 不过就在4月底,天威视讯和湖北广电网络连续发布公告,宣称进军VR领域,
新思科技将生成式人工智能融入设计工具,提升芯片设计效率
Synopsys(新思科技)正计划将生成式人工智能技术整合到其EDA工具中,以提高芯片设计的效率。该公司已在100多个芯片流片中成功应用了人工智能技术,并计划将其扩展到设计辅助、设计探索和设计生成等领域。这一举措将推动芯片设计的智能化和自动化,为工程师提供更高效的工具和方法。